- ページ 2

コンピュータ・ハードウェア Cypress Semiconductor CY7C1330AV25のPDF 仕様書をオンラインで閲覧またはダウンロードできます。Cypress Semiconductor CY7C1330AV25 19 ページ。 Cypress 18-mbit (512k x 36/1mbit x 18) pipelined register-register late write specification sheet

Selection Guide
Maximum Access Time
Maximum Operating Current
Maximum CMOS Standby Current

Pin Configurations

A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
Document No: 001-07844 Rev. *A
PRELIMINARY
CY7C1330AV25-250
CY7C1332AV25-250
2.0
600
280
119-Ball BGA (14 x 22 x 2.4 mm)
CY7C1330AV25 (512K x 36)
1
2
3
V
A
A
DDQ
NC
A
A
NC
A
A
DQ
DQ
V
c
c
SS
DQ
DQ
V
c
c
SS
V
DQ
V
DDQ
c
SS
DQ
DQ
BWS
c
c
c
DQ
DQ
V
c
c
SS
V
V
V
DDQ
DD
REF
DQ
V
DQ
d
d
SS
DQ
DQ
BWS
d
d
d
V
DQ
V
DDQ
d
SS
DQ
DQ
V
d
d
SS
DQ
DQ
V
d
d
SS
NC
A
M
1
NC
NC
A
V
TMS
TDI
DDQ
CY7C1332AV25 (1M x 18)
1
2
3
V
A
A
DDQ
NC
A
A
NC
A
A
DQ
NC
V
b
SS
NC
DQ
V
b
SS
V
NC
V
DDQ
SS
NC
DQ
BWS
b
b
DQ
NC
V
b
SS
V
V
V
DDQ
DD
REF
NC
V
DQ
SS
b
DQ
NC
NC
b
V
DQ
V
DDQ
b
SS
DQ
NC
V
b
SS
NC
DQ
V
b
SS
NC
A
M
1
NC
A
A
V
TMS
TDI
DDQ
CY7C1330AV25-200
CY7C1332AV25- 200
2.25
550
260
4
5
6
NC
A
A
NC
A
A
V
A
A
DD
ZQ
V
DQ
SS
b
CE
V
DQ
SS
b
OE
V
DQ
SS
b
NC
BWS
DQ
b
b
NC
V
DQ
SS
b
V
V
V
DD
REF
DD
K
V
DQ
SS
a
K
BWS
DQ
a
a
WE
V
DQ
SS
a
A0
V
DQ
SS
a
A1
V
DQ
SS
a
V
M
A
DD
2
A
A
NC
TCK
TDO
NC
4
5
6
NC
A
A
NC
A
A
V
A
A
DD
ZQ
V
DQ
SS
a
CE
V
NC
SS
OE
V
DQ
SS
a
NC
NC
NC
NC
DQ
V
a
SS
V
V
V
DD
REF
DD
K
V
NC
SS
K
BWS
DQ
a
a
WE
V
NC
SS
A0
V
DQ
SS
a
A1
V
NC
SS
V
M
A
DD
2
NC
A
A
TCK
TDO
NC
CY7C1330AV25
CY7C1332AV25
Unit
ns
mA
mA
7
V
DDQ
NC
NC
DQ
b
DQ
b
V
DDQ
DQ
b
DQ
b
V
DDQ
DQ
a
DQ
a
V
DDQ
DQ
a
DQ
a
NC
ZZ
V
DDQ
7
V
DDQ
NC
NC
NC
DQ
a
V
DDQ
DQ
a
NC
V
DDQ
DQ
a
NC
V
DDQ
NC
DQ
a
NC
ZZ
V
DDQ
Page 2 of 19
[+] Feedback