HP 234664-002 - ProLiant - ML330T02 Огляд - Сторінка 10

Переглянути онлайн або завантажити pdf Огляд для Робочий стіл HP 234664-002 - ProLiant - ML330T02. HP 234664-002 - ProLiant - ML330T02 20 сторінок. Visualization and acceleration in hp proliant servers
Також для HP 234664-002 - ProLiant - ML330T02: Поширені запитання (4 сторінок), Посібник з впровадження (35 сторінок), Технічна Біла книга (12 сторінок), Оновлення мікропрограми (9 сторінок), Посібник з впровадження (26 сторінок), Вступний посібник (22 сторінок), Посібник з усунення несправностей (18 сторінок), Посібник з впровадження (11 сторінок), Посібник з монтажу (2 сторінок), Посібник з конфігурації (2 сторінок), Вступний посібник (19 сторінок), Посібник з оновлення (9 сторінок), Посібник з оновлення (16 сторінок), Вступний посібник (10 сторінок), Інструкція з монтажу Посібник з монтажу (15 сторінок), Короткий опис технології (9 сторінок)

HP 234664-002 - ProLiant - ML330T02 Огляд

Memory channel interleaving

Multi-core processors running multi-threaded applications pose a significant challenge to the memory
subsystem. The processor cores share the bandwidth of the memory bus; therefore, the multi-core
processor's performance is limited by the memory bus bandwidth. Even with sufficient memory bus
bandwidth, the actual throughput of a single memory controller can create a bottleneck as it handles
memory requests from multiple cores.
To overcome this bottleneck, manufacturers are designing memory controller chips with multiple
integrated memory controllers (Figure 8). The chip can contain two, three, or four memory controllers
that operate independently of each other to access up to two DIMMs per channel. This enables a
process called channel interleaving. In channel interleaving, each integrated memory controller
successively provides a 64-byte cache line of data from the first DIMM on its channel. After the last
memory controller completes the data transfer, the memory controllers can provide a cache line from
a second DIMM on each channel. Channel interleaving does not prevent bank or rank interleaving.
The effective throughput of the memory controller is the sum of the individual memory channels. As the
number of cores on a single processor increases, the number of integrated memory controllers will
need to increase accordingly to provide the necessary throughput.
Figure 8. Memory channel interleaving using multiple integrated memory controllers
10