Cypress Semiconductor STK14C88-5 Технічна специфікація - Сторінка 11
Переглянути онлайн або завантажити pdf Технічна специфікація для Комп'ютерне обладнання Cypress Semiconductor STK14C88-5. Cypress Semiconductor STK14C88-5 18 сторінок. 256 kbit (32k x 8) autostore nvsram
AutoStore or Power Up RECALL
Parameter
Alt
[15]
t
t
RESTORE
HRECALL
[16]
t
t
HLHZ
STORE
[16]
t
t
t
HLQZ ,
BLQZ
DELAY
V
SWITCH
V
RESET
t
VCCRISE
[13]
t
VSBL
Switching Waveforms
WE
Notes
15. t
starts from the time V
HRECALL
CC
16. CE and OE low and WE high for output behavior.
17. HSB is asserted low for 1us when V
takes place.
Document Number: 001-51038 Rev. **
Description
Power up RECALL Duration
STORE Cycle Duration
Time Allowed to Complete SRAM Cycle
Low Voltage Trigger Level
Low Voltage Reset Level
V
Rise Time
CC
Low Voltage Trigger (V
Figure 12. AutoStore/Power Up RECALL
rises above V
.
SWITCH
drops through V
. If an SRAM WRITE has not taken place since the last nonvolatile cycle, HSB is released and no store
CAP
SWITCH
Min
1
4.0
150
) to HSB low
SWITCH
STK14C88-5
STK14C88-5
Unit
Max
550
10
ms
4.5
3.6
300
Page 11 of 17
μs
μs
V
V
μs
ns
[+] Feedback