- ページ 10
コンピュータ・ハードウェア DG FPGAのPDF セットアップをオンラインで閲覧またはダウンロードできます。DG FPGA 20 ページ。
DG FPGA にも: セットアップ (5 ページ), セットアップ (14 ページ), セットアップ (8 ページ), セットアップ (10 ページ), セットアップ (18 ページ)
dg_toeudp25gip_fpgasetup_xilinx.doc
ii) Set programmable clock to 322.265625 MHz
a) VCU118 board: Set by using "VCU118 SCUI" application as shown in Figure 2-8.
b) KCU116 board: Set by using "KCU116 – Board User Interface" application as
shown in Figure 2-9.
7-Jun-21
Figure 2-8 Reference clock programming for VCU118
Figure 2-9 Reference clock programming for KCU116
Page 10