Dell PowerEdge M910 Технічний посібник - Сторінка 9

Переглянути онлайн або завантажити pdf Технічний посібник для Перемикач Dell PowerEdge M910. Dell PowerEdge M910 45 сторінок. M-series blade servers
Також для Dell PowerEdge M910: Посібник з оновлення (44 сторінок), Посібник з оновлення (21 сторінок), Посібник з оновлення (14 сторінок), Посібник з монтажу (7 сторінок), Посібник з оновлення (28 сторінок), Посібник для початківців (12 сторінок), Посібник для початківців (12 сторінок), Технічний посібник (46 сторінок), Посібник з портфоліо (27 сторінок), Посібник для початківців (14 сторінок), Посібник для початківців (12 сторінок), Технічний посібник (49 сторінок)

Dell PowerEdge M910 Технічний посібник

2 Key technologies

The PowerEdge M910 implements a number of key technologies:
Intel Xeon processor E7-2800, E7-4800 and E7-8800 product families

Intel 7510 chipset

FlexMem Bridge
I/O Hub (IOH) with Intel QuickPath Architecture
DDR3 memory
®
PCI Express
(PCIe) 2.0
Optional Redundant SD media for embedded hypervisor
Integrated Dell Remote Access Controller 6 (iDRAC6) Express
Intel 7510 chipset
The 7510 chipset is designed to support Intel Xeon processor E7-2800, E7-4800 and E7-8800
product families, Intel Xeon processor 6500 and 7500 series 4S family, Intel QuickPath Interconnect
(QPI), DDR3 memory technology and PCIe 2.0.

Intel processors

Key features of the Intel Xeon processor E7-2800, E7-4800 and E7-8800 product families include:
Up to ten cores per processor
Up to 30MB shared L3 cache
32nm process technology
Intel Trusted Execution Technology (TXT) and AESNI (AES New Instructions)
RAS DDDC (Double Device Data Correct)
Intel HyperThreading (2 threads/core)
Key features of the Intel Xeon processor 6500 and 7500 series include:
Up to eight cores per processor
Four full-width, bidirectional point-to-point Intel QuickPath Interconnect (QPI) links at 6.4GT/s
Four Intel Scalable Memory Interconnects (SMI) at 6.4 GT/s
Socket: LS, LGA 1567 package
No termination required for non-populated processors (must populate processor socket one
first)
64-byte cache line size
RISC/CISC hybrid architecture
Compatible with existing x86 code base
Optimized for 32-bit code
MMX™ support
Execute Disable Bit
Intel Wide Dynamic Execution (Executes up to four instructions per clock cycle)
Simultaneous Multi-Threading (SMT) capability (2 threads/core)
PowerEdge M910 Technical Guide
9