HP 234664-002 - ProLiant - ML330T02 Вступний посібник - Сторінка 3

Переглянути онлайн або завантажити pdf Вступний посібник для Робочий стіл HP 234664-002 - ProLiant - ML330T02. HP 234664-002 - ProLiant - ML330T02 10 сторінок. Visualization and acceleration in hp proliant servers
Також для HP 234664-002 - ProLiant - ML330T02: Поширені запитання (4 сторінок), Посібник з впровадження (35 сторінок), Технічна Біла книга (12 сторінок), Оновлення мікропрограми (9 сторінок), Огляд (20 сторінок), Посібник з впровадження (26 сторінок), Вступний посібник (22 сторінок), Посібник з усунення несправностей (18 сторінок), Посібник з впровадження (11 сторінок), Посібник з монтажу (2 сторінок), Посібник з конфігурації (2 сторінок), Вступний посібник (19 сторінок), Посібник з оновлення (9 сторінок), Посібник з оновлення (16 сторінок), Інструкція з монтажу Посібник з монтажу (15 сторінок), Короткий опис технології (9 сторінок)

HP 234664-002 - ProLiant - ML330T02 Вступний посібник
Each stub-bus connection creates an impedance discontinuity that negatively affects signal integrity. In
addition, each DIMM creates an electrical load on the bus. The electrical load accumulates as DIMMs
are added. These factors decrease the number DIMMs per channel that can be supported as the bus
speed increases. For example, Figure 2 shows the number of loads supported per channel at data
rates ranging from PC 100 to DDR-3 1600. Note that the number of supported loads drops from eight
to two as data rates increase to DDR2 800.
Increasing the number of channels to compensate for the drop in capacity per channel was not a
viable option due to increased cost and board complexity. System designers had two options: limit
memory capacity so that fewer errors occur at higher speeds, or use slower bus speeds and increase
the DRAM density. For future generations of high-performance servers, neither option was acceptable.
Future generations of servers require an improved memory architecture to achieve higher memory
bandwidth and capacity. Consequently, JEDEC
3
developed the Fully-Buffered DIMM specification, a
serial interface that eliminates the parallel stub-bus topology and allows higher memory bandwidth
while maintaining or increasing memory capacity.
Figure 2. Maximum number of loads per channel based on DRAM data rate.
The Joint Electron Device Engineering Council (JEDEC) is the semiconductor engineering standardization body
3
of the Electronic Industries Alliance. HP works with JEDEC memory vendors and chipset developers during
memory technology development to ensure that new memory products fulfill customer needs in regards to
reliability, cost, and backward compatibility.
3