HP 226824-001 - ProLiant - ML750 Wprowadzenie Podręcznik - Strona 6

Przeglądaj online lub pobierz pdf Wprowadzenie Podręcznik dla Pulpit HP 226824-001 - ProLiant - ML750. HP 226824-001 - ProLiant - ML750 22 stron. Visualization and acceleration in hp proliant servers
Również dla HP 226824-001 - ProLiant - ML750: Często zadawane pytania (4 strony), Podręcznik wdrażania (35 strony), Biała księga techniczna (12 strony), Aktualizacja oprogramowania sprzętowego (9 strony), Przegląd (20 strony), Podręcznik wdrażania (26 strony), Instrukcja rozwiązywania problemów (18 strony), Podręcznik wdrażania (11 strony), Instrukcja instalacji (2 strony), Podręcznik konfiguracji (2 strony), Wprowadzenie Podręcznik (19 strony), Aktualizacja instrukcji (9 strony), Aktualizacja instrukcji (16 strony), Wprowadzenie Podręcznik (12 strony), Wprowadzenie Podręcznik (10 strony), Krótki opis technologii (9 strony)

HP 226824-001 - ProLiant - ML750 Wprowadzenie Podręcznik
Figure 3. By decreasing the amount of work done in each stage, the clock frequency can be increased.
A basic structure for a computer pipeline consists of the following four steps, which are performed
repeatedly to execute a program.
Fetch the next instruction from the address stored in the program counter.
1.
Store that instruction in the instruction register, decode it, and increment the address in the
2.
program counter.
Execute the instruction currently in the instruction register.
3.
Write the results of that instruction from the execution unit back into the destination register.
4.
Typical processor architectures split the pipeline into segments that perform those basic steps: the
"front end" of the microprocessor; the execution engine; and the retire unit (Figure 4). The front end
fetches the instruction and decodes it into smaller instructions (commonly referred to as micro-ops).
These decoded instructions are sent to one of the three types of execution units (integer, load/store, or
floating point) to be executed. Finally, the instruction is retired and the result is written back to its
destination register.
Figure 4. Basic 4-stage pipeline schematic
6